Design and implementation of a neural network in an FPGA for pattern recovery

Descripción del Articulo

This research work shows the design and implementation in hardware based on highly complex programmable logic devices such as FPGAs, of a Hopfield artificial neural network for the recovery of stored patterns from fuzzy patterns. They were designed in artificial neural networks (basic and advanced),...

Descripción completa

Detalles Bibliográficos
Autores: Morales Villanueva, Aurelio, Briceño Aranda, Cesar
Formato: artículo
Fecha de Publicación:2007
Institución:Universidad Nacional de Ingeniería
Repositorio:Revistas - Universidad Nacional de Ingeniería
Lenguaje:español
OAI Identifier:oai:oai:revistas.uni.edu.pe:article/367
Enlace del recurso:https://revistas.uni.edu.pe/index.php/tecnia/article/view/367
Nivel de acceso:acceso abierto
Materia:red neuronal
FPGA
recuperación de patrones
neural network
pattern retrieval
id REVUNI_aa6dd73b7739effa826d9beb32bb0a1f
oai_identifier_str oai:oai:revistas.uni.edu.pe:article/367
network_acronym_str REVUNI
network_name_str Revistas - Universidad Nacional de Ingeniería
repository_id_str
spelling Design and implementation of a neural network in an FPGA for pattern recoveryDiseño e implementación de una red neuronal en una FPGA para recuperación de patrones.Morales Villanueva, AurelioBriceño Aranda, Cesarred neuronalFPGArecuperación de patronesneural networkFPGApattern retrievalThis research work shows the design and implementation in hardware based on highly complex programmable logic devices such as FPGAs, of a Hopfield artificial neural network for the recovery of stored patterns from fuzzy patterns. They were designed in artificial neural networks (basic and advanced), using FDA electronic design tools and hardware description language.Este trabajo de investigación muestra el diseño e implementación en hardware basado en dispositivos lógicos programables de alta complejidad como FPGAs, de una red neuronal artificial Hopfield para la recuperación de patrones almacenados a partir de patrones difusos. Fueron diseñados en redes neuronales artificiales (básicas y avanzadas), utilizando herramientas de diseño electrónico FDA y lenguaje de descripción de hardware.Universidad Nacional de Ingeniería2007-12-01info:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionComputing and Computer ScienceInformática y Ciencia de la Computaciónapplication/pdfhttps://revistas.uni.edu.pe/index.php/tecnia/article/view/36710.21754/tecnia.v17i2.367TECNIA; Vol. 17 No. 2 (2007); 1-12TECNIA; Vol. 17 Núm. 2 (2007); 1-122309-04130375-7765reponame:Revistas - Universidad Nacional de Ingenieríainstname:Universidad Nacional de Ingenieríainstacron:UNIspahttps://revistas.uni.edu.pe/index.php/tecnia/article/view/367/368Derechos de autor 2007 TECNIAhttp://creativecommons.org/licenses/by/4.0info:eu-repo/semantics/openAccessoai:oai:revistas.uni.edu.pe:article/3672023-12-05T15:45:30Z
dc.title.none.fl_str_mv Design and implementation of a neural network in an FPGA for pattern recovery
Diseño e implementación de una red neuronal en una FPGA para recuperación de patrones.
title Design and implementation of a neural network in an FPGA for pattern recovery
spellingShingle Design and implementation of a neural network in an FPGA for pattern recovery
Morales Villanueva, Aurelio
red neuronal
FPGA
recuperación de patrones
neural network
FPGA
pattern retrieval
title_short Design and implementation of a neural network in an FPGA for pattern recovery
title_full Design and implementation of a neural network in an FPGA for pattern recovery
title_fullStr Design and implementation of a neural network in an FPGA for pattern recovery
title_full_unstemmed Design and implementation of a neural network in an FPGA for pattern recovery
title_sort Design and implementation of a neural network in an FPGA for pattern recovery
dc.creator.none.fl_str_mv Morales Villanueva, Aurelio
Briceño Aranda, Cesar
author Morales Villanueva, Aurelio
author_facet Morales Villanueva, Aurelio
Briceño Aranda, Cesar
author_role author
author2 Briceño Aranda, Cesar
author2_role author
dc.subject.none.fl_str_mv red neuronal
FPGA
recuperación de patrones
neural network
FPGA
pattern retrieval
topic red neuronal
FPGA
recuperación de patrones
neural network
FPGA
pattern retrieval
description This research work shows the design and implementation in hardware based on highly complex programmable logic devices such as FPGAs, of a Hopfield artificial neural network for the recovery of stored patterns from fuzzy patterns. They were designed in artificial neural networks (basic and advanced), using FDA electronic design tools and hardware description language.
publishDate 2007
dc.date.none.fl_str_mv 2007-12-01
dc.type.none.fl_str_mv info:eu-repo/semantics/article
info:eu-repo/semantics/publishedVersion
Computing and Computer Science
Informática y Ciencia de la Computación
format article
status_str publishedVersion
dc.identifier.none.fl_str_mv https://revistas.uni.edu.pe/index.php/tecnia/article/view/367
10.21754/tecnia.v17i2.367
url https://revistas.uni.edu.pe/index.php/tecnia/article/view/367
identifier_str_mv 10.21754/tecnia.v17i2.367
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv https://revistas.uni.edu.pe/index.php/tecnia/article/view/367/368
dc.rights.none.fl_str_mv Derechos de autor 2007 TECNIA
http://creativecommons.org/licenses/by/4.0
info:eu-repo/semantics/openAccess
rights_invalid_str_mv Derechos de autor 2007 TECNIA
http://creativecommons.org/licenses/by/4.0
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv Universidad Nacional de Ingeniería
publisher.none.fl_str_mv Universidad Nacional de Ingeniería
dc.source.none.fl_str_mv TECNIA; Vol. 17 No. 2 (2007); 1-12
TECNIA; Vol. 17 Núm. 2 (2007); 1-12
2309-0413
0375-7765
reponame:Revistas - Universidad Nacional de Ingeniería
instname:Universidad Nacional de Ingeniería
instacron:UNI
instname_str Universidad Nacional de Ingeniería
instacron_str UNI
institution UNI
reponame_str Revistas - Universidad Nacional de Ingeniería
collection Revistas - Universidad Nacional de Ingeniería
repository.name.fl_str_mv
repository.mail.fl_str_mv
_version_ 1833562777133776896
score 13.949868
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).