Entorno de Desarrollo Integrado y Mejora de la Interacción de Los Microcontroladores para obtener una Tarjeta de Adquisición y Procesamiento de Datos para uso general en los Laboratorios de Electrónica.
Descripción del Articulo
Se desarrolló un software en Python llamado Entorno de desarrollo Integrado, quien será el encargado de interpretar el programa escrito en C++, para ser compilado y descargado automáticamente al microcontrolador. El hardware fue diseñado de manera industrial, esta tarjeta de adquisición y procesamie...
Autores: | , |
---|---|
Formato: | tesis de grado |
Fecha de Publicación: | 2017 |
Institución: | Universidad Nacional Pedro Ruiz Gallo |
Repositorio: | UNPRG-Institucional |
Lenguaje: | español |
OAI Identifier: | oai:repositorio.unprg.edu.pe:20.500.12893/1349 |
Enlace del recurso: | https://hdl.handle.net/20.500.12893/1349 |
Nivel de acceso: | acceso abierto |
Materia: | Control de Tarjetas Sistema de Adquisición de Datos Programación de Microcontroladores |
Sumario: | Se desarrolló un software en Python llamado Entorno de desarrollo Integrado, quien será el encargado de interpretar el programa escrito en C++, para ser compilado y descargado automáticamente al microcontrolador. El hardware fue diseñado de manera industrial, esta tarjeta de adquisición y procesamiento de datos cuenta con un microcontrolador de la gama 18 de Microchip. El circuito de la placa cuenta con todas las protecciones contra las corrientes parasitarias y la sobre tensión en cada uno de sus pines de salida o entrada. El usuario podrá programar esta tarjeta de manera fácil y eficiente sin necesidad de un hardware extra para subir el programa en la memoria flash del microcontrolador, el resultado se podrá observar al instante que se descarga el programa a la tarjeta. El entorno de desarrollo integrado cuenta con una vasta gama de librerías que son interpretadas eficientemente al lenguaje ensamblador haciendo que este ocupe menos espacio en la memoria flash de la tarjeta electrónica y además facilitando el acceso a sus registros y periféricos propia de su arquitectura del CPU. |
---|
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).