Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008
Descripción del Articulo
El presente trabajo de investigación trata sobre el control de un sistema analógico de segundo orden (proceso), el mismo que ha sido implementado con circuitos amplificadores operacionales y dispositivos electrónicos. El sistema ha sido construido y diseñado tomando como modelo al prototipo de la fu...
Autores: | , |
---|---|
Formato: | artículo |
Fecha de Publicación: | 2006 |
Institución: | Universidad Nacional de Ingeniería |
Repositorio: | UNI-Tesis |
Lenguaje: | español |
OAI Identifier: | oai:cybertesis.uni.edu.pe:20.500.14076/14042 |
Enlace del recurso: | http://hdl.handle.net/20.500.14076/14042 https://doi.org/10.21754/tecnia.v16i1.409 |
Nivel de acceso: | acceso abierto |
Materia: | Proceso análogo Identificación Control FST |
id |
UUNI_9bebcf189772d1dca1da6169e08ef035 |
---|---|
oai_identifier_str |
oai:cybertesis.uni.edu.pe:20.500.14076/14042 |
network_acronym_str |
UUNI |
network_name_str |
UNI-Tesis |
repository_id_str |
1534 |
dc.title.es.fl_str_mv |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 |
dc.title.en.fl_str_mv |
Implementation and design applied controller FST of an identified system of second order using NIDAQ USB-6008 |
title |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 |
spellingShingle |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 Rodríguez Bustinza, Ricardo Raúl Proceso análogo Identificación Control FST |
title_short |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 |
title_full |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 |
title_fullStr |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 |
title_full_unstemmed |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 |
title_sort |
Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008 |
dc.creator.none.fl_str_mv |
Rodríguez Bustinza, Ricardo Raúl Rodríguez Bustinza, Ricardo Raúl |
author |
Rodríguez Bustinza, Ricardo Raúl |
author_facet |
Rodríguez Bustinza, Ricardo Raúl Maguiña Camones, Jimmy |
author_role |
author |
author2 |
Maguiña Camones, Jimmy |
author2_role |
author |
dc.contributor.email.es.fl_str_mv |
rirodbus@uni.edu.pe |
dc.contributor.author.fl_str_mv |
Rodríguez Bustinza, Ricardo Raúl Maguiña Camones, Jimmy |
dc.subject.es.fl_str_mv |
Proceso análogo Identificación Control FST |
topic |
Proceso análogo Identificación Control FST |
description |
El presente trabajo de investigación trata sobre el control de un sistema analógico de segundo orden (proceso), el mismo que ha sido implementado con circuitos amplificadores operacionales y dispositivos electrónicos. El sistema ha sido construido y diseñado tomando como modelo al prototipo de la función de transferencia de un sistema de segundo orden. Al proceso se le ha incorporado una etapa de ruido blanco con la finalidad de experimentar el efecto de la perturbación e implementar técnicas de control lineal, en nuestro caso hemos usado la técnica de control FST (Finite Settling Time). Se obtuvo el modelo de la dinámica del proceso en forma experimental, para ello se aplicó la identificación de parámetros usando el método de ajuste de la curva por interpolación lineal. La exactitud del modelo ha sido fundamental para aplicarle la técnica de control FST. La acción de control está orientada al control de entradas arbitrarias. Las metas impuestas en este trabajo son: construcción, identificación, implementación y simulación en tiempo real del sistema controlado por la ley de control FST. Los resultados experimentales demuestran que la señal de control diseñada puede hacer que la salida siga eficientemente las referencias impuestas. |
publishDate |
2006 |
dc.date.accessioned.none.fl_str_mv |
2018-09-25T20:23:03Z |
dc.date.available.none.fl_str_mv |
2018-09-25T20:23:03Z |
dc.date.issued.fl_str_mv |
2006-06-01 |
dc.type.es.fl_str_mv |
info:eu-repo/semantics/article |
format |
article |
dc.identifier.citation.es.fl_str_mv |
Rodríguez Bustinza, R., & Maguiña Camones, J. (2006). Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008. TECNIA, 16(1). https://doi.org/10.21754/tecnia.v16i1.409 |
dc.identifier.issn.none.fl_str_mv |
2309-0413 |
dc.identifier.uri.none.fl_str_mv |
http://hdl.handle.net/20.500.14076/14042 |
dc.identifier.journal.es.fl_str_mv |
TECNIA |
dc.identifier.doi.es.fl_str_mv |
https://doi.org/10.21754/tecnia.v16i1.409 |
identifier_str_mv |
Rodríguez Bustinza, R., & Maguiña Camones, J. (2006). Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008. TECNIA, 16(1). https://doi.org/10.21754/tecnia.v16i1.409 2309-0413 TECNIA |
url |
http://hdl.handle.net/20.500.14076/14042 https://doi.org/10.21754/tecnia.v16i1.409 |
dc.language.iso.es.fl_str_mv |
spa |
language |
spa |
dc.relation.ispartofseries.none.fl_str_mv |
Volumen;16 Número;1 |
dc.relation.uri.es.fl_str_mv |
http://revistas.uni.edu.pe/index.php/tecnia/article/view/409 |
dc.rights.es.fl_str_mv |
info:eu-repo/semantics/openAccess |
dc.rights.uri.es.fl_str_mv |
http://creativecommons.org/licenses/by-nc-nd/4.0/ |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-nd/4.0/ |
dc.format.es.fl_str_mv |
application/pdf |
dc.publisher.es.fl_str_mv |
Universidad Nacional de Ingeniería |
dc.source.es.fl_str_mv |
Universidad Nacional de Ingeniería Repositorio Institucional - UNI |
dc.source.none.fl_str_mv |
reponame:UNI-Tesis instname:Universidad Nacional de Ingeniería instacron:UNI |
instname_str |
Universidad Nacional de Ingeniería |
instacron_str |
UNI |
institution |
UNI |
reponame_str |
UNI-Tesis |
collection |
UNI-Tesis |
bitstream.url.fl_str_mv |
http://cybertesis.uni.edu.pe/bitstream/20.500.14076/14042/3/TECNIA_Vol.16-n1-Art.%204.pdf.txt http://cybertesis.uni.edu.pe/bitstream/20.500.14076/14042/2/license.txt http://cybertesis.uni.edu.pe/bitstream/20.500.14076/14042/1/TECNIA_Vol.16-n1-Art.%204.pdf |
bitstream.checksum.fl_str_mv |
8d1b69dd9bdc9df4a8073c7a8193c7af 8a4605be74aa9ea9d79846c1fba20a33 41d7714893aa12e0c130f87e3fc34c60 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositorio Institucional - UNI |
repository.mail.fl_str_mv |
repositorio@uni.edu.pe |
_version_ |
1840085572805197824 |
spelling |
Rodríguez Bustinza, Ricardo RaúlMaguiña Camones, Jimmyrirodbus@uni.edu.peRodríguez Bustinza, Ricardo RaúlRodríguez Bustinza, Ricardo Raúl2018-09-25T20:23:03Z2018-09-25T20:23:03Z2006-06-01Rodríguez Bustinza, R., & Maguiña Camones, J. (2006). Diseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008. TECNIA, 16(1). https://doi.org/10.21754/tecnia.v16i1.4092309-0413http://hdl.handle.net/20.500.14076/14042TECNIAhttps://doi.org/10.21754/tecnia.v16i1.409El presente trabajo de investigación trata sobre el control de un sistema analógico de segundo orden (proceso), el mismo que ha sido implementado con circuitos amplificadores operacionales y dispositivos electrónicos. El sistema ha sido construido y diseñado tomando como modelo al prototipo de la función de transferencia de un sistema de segundo orden. Al proceso se le ha incorporado una etapa de ruido blanco con la finalidad de experimentar el efecto de la perturbación e implementar técnicas de control lineal, en nuestro caso hemos usado la técnica de control FST (Finite Settling Time). Se obtuvo el modelo de la dinámica del proceso en forma experimental, para ello se aplicó la identificación de parámetros usando el método de ajuste de la curva por interpolación lineal. La exactitud del modelo ha sido fundamental para aplicarle la técnica de control FST. La acción de control está orientada al control de entradas arbitrarias. Las metas impuestas en este trabajo son: construcción, identificación, implementación y simulación en tiempo real del sistema controlado por la ley de control FST. Los resultados experimentales demuestran que la señal de control diseñada puede hacer que la salida siga eficientemente las referencias impuestas.The present investigación work tries on the control of an analogical system of second order (process), the same one that has been implemented with Circuit’s operational amplfiers and electronic devices. The system has been built and designed taking like I model to the prototype of the function of transfer of a system of second order. To the process there is been incorpórate a stage of white noise with the purpose of effect to experiencing the interference and technical implementing linear control, we used the FST (Finite Settling Time) control. The pattern of the process was obtained in experimental form, for ityou apply the Identification of parameters: the method using is the parameters of the adjustment of the curve for direct interpolation. The model of accuracy has been fundamental for the technique applied of controlling FST. The action of controlling is guided to control the position due to arbitrary inputs. Those put imposed in this work they are: construction. identification, implementation and simulation in real time of the system. The experimental results demónstrate that the designed control sign can malee that the output follow the imposed references efficiently.Submitted by Quispe Rabanal Flavio (flaviofime@hotmail.com) on 2018-09-25T20:23:03Z No. of bitstreams: 1 TECNIA_Vol.16-n1-Art. 4.pdf: 9857127 bytes, checksum: 41d7714893aa12e0c130f87e3fc34c60 (MD5)Made available in DSpace on 2018-09-25T20:23:03Z (GMT). No. of bitstreams: 1 TECNIA_Vol.16-n1-Art. 4.pdf: 9857127 bytes, checksum: 41d7714893aa12e0c130f87e3fc34c60 (MD5) Previous issue date: 2006-06-01Revisión por paresapplication/pdfspaUniversidad Nacional de IngenieríaVolumen;16Número;1http://revistas.uni.edu.pe/index.php/tecnia/article/view/409info:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-nd/4.0/Universidad Nacional de IngenieríaRepositorio Institucional - UNIreponame:UNI-Tesisinstname:Universidad Nacional de Ingenieríainstacron:UNIProceso análogoIdentificaciónControl FSTDiseño e implementación del controlador FST aplicado a un sistema identificado de segundo orden usando la NIDAQ USB-6008Implementation and design applied controller FST of an identified system of second order using NIDAQ USB-6008info:eu-repo/semantics/articleTEXTTECNIA_Vol.16-n1-Art. 4.pdf.txtTECNIA_Vol.16-n1-Art. 4.pdf.txtExtracted texttext/plain8http://cybertesis.uni.edu.pe/bitstream/20.500.14076/14042/3/TECNIA_Vol.16-n1-Art.%204.pdf.txt8d1b69dd9bdc9df4a8073c7a8193c7afMD53LICENSElicense.txtlicense.txttext/plain; charset=utf-81748http://cybertesis.uni.edu.pe/bitstream/20.500.14076/14042/2/license.txt8a4605be74aa9ea9d79846c1fba20a33MD52ORIGINALTECNIA_Vol.16-n1-Art. 4.pdfTECNIA_Vol.16-n1-Art. 4.pdfapplication/pdf9857127http://cybertesis.uni.edu.pe/bitstream/20.500.14076/14042/1/TECNIA_Vol.16-n1-Art.%204.pdf41d7714893aa12e0c130f87e3fc34c60MD5120.500.14076/14042oai:cybertesis.uni.edu.pe:20.500.14076/140422022-05-18 18:42:02.702Repositorio Institucional - UNIrepositorio@uni.edu.peTk9URTogUExBQ0UgWU9VUiBPV04gTElDRU5TRSBIRVJFClRoaXMgc2FtcGxlIGxpY2Vuc2UgaXMgcHJvdmlkZWQgZm9yIGluZm9ybWF0aW9uYWwgcHVycG9zZXMgb25seS4KCk5PTi1FWENMVVNJVkUgRElTVFJJQlVUSU9OIExJQ0VOU0UKCkJ5IHNpZ25pbmcgYW5kIHN1Ym1pdHRpbmcgdGhpcyBsaWNlbnNlLCB5b3UgKHRoZSBhdXRob3Iocykgb3IgY29weXJpZ2h0Cm93bmVyKSBncmFudHMgdG8gRFNwYWNlIFVuaXZlcnNpdHkgKERTVSkgdGhlIG5vbi1leGNsdXNpdmUgcmlnaHQgdG8gcmVwcm9kdWNlLAp0cmFuc2xhdGUgKGFzIGRlZmluZWQgYmVsb3cpLCBhbmQvb3IgZGlzdHJpYnV0ZSB5b3VyIHN1Ym1pc3Npb24gKGluY2x1ZGluZwp0aGUgYWJzdHJhY3QpIHdvcmxkd2lkZSBpbiBwcmludCBhbmQgZWxlY3Ryb25pYyBmb3JtYXQgYW5kIGluIGFueSBtZWRpdW0sCmluY2x1ZGluZyBidXQgbm90IGxpbWl0ZWQgdG8gYXVkaW8gb3IgdmlkZW8uCgpZb3UgYWdyZWUgdGhhdCBEU1UgbWF5LCB3aXRob3V0IGNoYW5naW5nIHRoZSBjb250ZW50LCB0cmFuc2xhdGUgdGhlCnN1Ym1pc3Npb24gdG8gYW55IG1lZGl1bSBvciBmb3JtYXQgZm9yIHRoZSBwdXJwb3NlIG9mIHByZXNlcnZhdGlvbi4KCllvdSBhbHNvIGFncmVlIHRoYXQgRFNVIG1heSBrZWVwIG1vcmUgdGhhbiBvbmUgY29weSBvZiB0aGlzIHN1Ym1pc3Npb24gZm9yCnB1cnBvc2VzIG9mIHNlY3VyaXR5LCBiYWNrLXVwIGFuZCBwcmVzZXJ2YXRpb24uCgpZb3UgcmVwcmVzZW50IHRoYXQgdGhlIHN1Ym1pc3Npb24gaXMgeW91ciBvcmlnaW5hbCB3b3JrLCBhbmQgdGhhdCB5b3UgaGF2ZQp0aGUgcmlnaHQgdG8gZ3JhbnQgdGhlIHJpZ2h0cyBjb250YWluZWQgaW4gdGhpcyBsaWNlbnNlLiBZb3UgYWxzbyByZXByZXNlbnQKdGhhdCB5b3VyIHN1Ym1pc3Npb24gZG9lcyBub3QsIHRvIHRoZSBiZXN0IG9mIHlvdXIga25vd2xlZGdlLCBpbmZyaW5nZSB1cG9uCmFueW9uZSdzIGNvcHlyaWdodC4KCklmIHRoZSBzdWJtaXNzaW9uIGNvbnRhaW5zIG1hdGVyaWFsIGZvciB3aGljaCB5b3UgZG8gbm90IGhvbGQgY29weXJpZ2h0LAp5b3UgcmVwcmVzZW50IHRoYXQgeW91IGhhdmUgb2J0YWluZWQgdGhlIHVucmVzdHJpY3RlZCBwZXJtaXNzaW9uIG9mIHRoZQpjb3B5cmlnaHQgb3duZXIgdG8gZ3JhbnQgRFNVIHRoZSByaWdodHMgcmVxdWlyZWQgYnkgdGhpcyBsaWNlbnNlLCBhbmQgdGhhdApzdWNoIHRoaXJkLXBhcnR5IG93bmVkIG1hdGVyaWFsIGlzIGNsZWFybHkgaWRlbnRpZmllZCBhbmQgYWNrbm93bGVkZ2VkCndpdGhpbiB0aGUgdGV4dCBvciBjb250ZW50IG9mIHRoZSBzdWJtaXNzaW9uLgoKSUYgVEhFIFNVQk1JU1NJT04gSVMgQkFTRUQgVVBPTiBXT1JLIFRIQVQgSEFTIEJFRU4gU1BPTlNPUkVEIE9SIFNVUFBPUlRFRApCWSBBTiBBR0VOQ1kgT1IgT1JHQU5JWkFUSU9OIE9USEVSIFRIQU4gRFNVLCBZT1UgUkVQUkVTRU5UIFRIQVQgWU9VIEhBVkUKRlVMRklMTEVEIEFOWSBSSUdIVCBPRiBSRVZJRVcgT1IgT1RIRVIgT0JMSUdBVElPTlMgUkVRVUlSRUQgQlkgU1VDSApDT05UUkFDVCBPUiBBR1JFRU1FTlQuCgpEU1Ugd2lsbCBjbGVhcmx5IGlkZW50aWZ5IHlvdXIgbmFtZShzKSBhcyB0aGUgYXV0aG9yKHMpIG9yIG93bmVyKHMpIG9mIHRoZQpzdWJtaXNzaW9uLCBhbmQgd2lsbCBub3QgbWFrZSBhbnkgYWx0ZXJhdGlvbiwgb3RoZXIgdGhhbiBhcyBhbGxvd2VkIGJ5IHRoaXMKbGljZW5zZSwgdG8geW91ciBzdWJtaXNzaW9uLgo= |
score |
13.882456 |
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).