Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca

Descripción del Articulo

El presente trabajo de tesis tiene como objetivo principal el diseño e implementación de un generador de señales de radiofrecuencia para transmisor de radar ionosonda que está basado en el SDR Red Pitaya Signal Lab 250-12 que comprende de un FPGA SoC Zynq 7020 y puede transmitir señales moduladas co...

Descripción completa

Detalles Bibliográficos
Autor: Estalla Quinteros, Brayan Lui
Formato: tesis de grado
Fecha de Publicación:2024
Institución:Universidad Nacional del Callao
Repositorio:UNAC-Institucional
Lenguaje:español
OAI Identifier:oai:repositorio.unac.edu.pe:20.500.12952/9166
Enlace del recurso:https://hdl.handle.net/20.500.12952/9166
Nivel de acceso:acceso abierto
Materia:Ionosonda
Red Pitaya
SDR
Sondeo ionosférico
https://purl.org/pe-repo/ocde/ford#2.02.01
id UNAC_f6f56b6eff527b9e29fcfd116ed12523
oai_identifier_str oai:repositorio.unac.edu.pe:20.500.12952/9166
network_acronym_str UNAC
network_name_str UNAC-Institucional
repository_id_str 2593
dc.title.es_PE.fl_str_mv Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
title Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
spellingShingle Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
Estalla Quinteros, Brayan Lui
Ionosonda
Red Pitaya
SDR
Sondeo ionosférico
https://purl.org/pe-repo/ocde/ford#2.02.01
title_short Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
title_full Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
title_fullStr Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
title_full_unstemmed Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
title_sort Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca
author Estalla Quinteros, Brayan Lui
author_facet Estalla Quinteros, Brayan Lui
author_role author
dc.contributor.advisor.fl_str_mv Vallejos Laos, Jaime Alberto
dc.contributor.author.fl_str_mv Estalla Quinteros, Brayan Lui
dc.subject.es_PE.fl_str_mv Ionosonda
Red Pitaya
SDR
Sondeo ionosférico
topic Ionosonda
Red Pitaya
SDR
Sondeo ionosférico
https://purl.org/pe-repo/ocde/ford#2.02.01
dc.subject.ocde.es_PE.fl_str_mv https://purl.org/pe-repo/ocde/ford#2.02.01
description El presente trabajo de tesis tiene como objetivo principal el diseño e implementación de un generador de señales de radiofrecuencia para transmisor de radar ionosonda que está basado en el SDR Red Pitaya Signal Lab 250-12 que comprende de un FPGA SoC Zynq 7020 y puede transmitir señales moduladas con un barrido de frecuencias desde 1 MHz hasta 25 MHz. Para el diseño se utiliza el entorno de desarrollo Vivado de Xilinx-AMD. La síntesis del hardware se basa en el lenguaje VHDL y el estilo de descripción comportamental para los módulos controlador SPI, mapa de registros, oscilador controlado numéricamente (NCO), modulador BPSK y OOK, multiplexor y un módulo de sincronismo con entrada de clock de referencia de GPS de 10Mhz y trigger para el inicio de envío de las señales. Luego se agrega el Ip Core Clocking Wizard que nos permite elevar la frecuencia interna de clock del FPGA a 250 MHz. Los módulos mencionados e Ip Cores se integran utilizando el estilo de descripción estructural con la herramienta Create Design Block en el software Vivado. Finalmente se realizaron simulaciones con banco de pruebas (test bench), pruebas de funcionamiento en el laboratorio de IDI y en la estación del radar ionosonda “Vertical Incidence Pulsed Ionospheric Radar” (VIPIR).
publishDate 2024
dc.date.accessioned.none.fl_str_mv 2024-08-21T20:50:44Z
dc.date.available.none.fl_str_mv 2024-08-21T20:50:44Z
dc.date.issued.fl_str_mv 2024
dc.type.es_PE.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
dc.identifier.uri.none.fl_str_mv https://hdl.handle.net/20.500.12952/9166
url https://hdl.handle.net/20.500.12952/9166
dc.language.iso.es_PE.fl_str_mv spa
language spa
dc.relation.ispartof.fl_str_mv SUNEDU
dc.rights.es_PE.fl_str_mv info:eu-repo/semantics/openAccess
dc.rights.uri.es_PE.fl_str_mv https://creativecommons.org/licenses/by/4.0/
eu_rights_str_mv openAccess
rights_invalid_str_mv https://creativecommons.org/licenses/by/4.0/
dc.format.es_PE.fl_str_mv application/pdf
dc.publisher.es_PE.fl_str_mv Universidad Nacional del Callao
dc.publisher.country.es_PE.fl_str_mv PE
dc.source.none.fl_str_mv reponame:UNAC-Institucional
instname:Universidad Nacional del Callao
instacron:UNAC
instname_str Universidad Nacional del Callao
instacron_str UNAC
institution UNAC
reponame_str UNAC-Institucional
collection UNAC-Institucional
bitstream.url.fl_str_mv https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/1/TESIS%20-%20ESTALLA.pdf
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/2/Reporte%20de%20Antiplagio.pdf
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/3/Autorizaci%c3%b3n.pdf
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/4/license.txt
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/5/TESIS%20-%20ESTALLA.pdf.txt
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/7/Reporte%20de%20Antiplagio.pdf.txt
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/9/Autorizaci%c3%b3n.pdf.txt
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/6/TESIS%20-%20ESTALLA.pdf.jpg
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/8/Reporte%20de%20Antiplagio.pdf.jpg
https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/10/Autorizaci%c3%b3n.pdf.jpg
bitstream.checksum.fl_str_mv 123e039e1f2192fe942a687a16d37ca0
99b1565e1d72773ed5e9cb3bf1b9309b
223085fbc0492f13116d1233925639fe
8a4605be74aa9ea9d79846c1fba20a33
a1a9978bfdc643e2682d1e9c8b669058
1a68bbe73ea746386f004367505c5f4d
56c521a309d1764fbfc963020f19bc5c
708fdabf87a9e226ddbe926b3062c37e
714f2cf68f114cbfae00ee2f08df7a6c
79c0ff9649d8110ea6a685a6dc8d798f
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
MD5
MD5
MD5
MD5
MD5
MD5
MD5
repository.name.fl_str_mv Repositorio Institucional Digital de la Universidad Nacional del Callao
repository.mail.fl_str_mv repositorio@unac.edu.pe
_version_ 1809283726939521024
spelling Vallejos Laos, Jaime AlbertoEstalla Quinteros, Brayan Lui2024-08-21T20:50:44Z2024-08-21T20:50:44Z2024https://hdl.handle.net/20.500.12952/9166El presente trabajo de tesis tiene como objetivo principal el diseño e implementación de un generador de señales de radiofrecuencia para transmisor de radar ionosonda que está basado en el SDR Red Pitaya Signal Lab 250-12 que comprende de un FPGA SoC Zynq 7020 y puede transmitir señales moduladas con un barrido de frecuencias desde 1 MHz hasta 25 MHz. Para el diseño se utiliza el entorno de desarrollo Vivado de Xilinx-AMD. La síntesis del hardware se basa en el lenguaje VHDL y el estilo de descripción comportamental para los módulos controlador SPI, mapa de registros, oscilador controlado numéricamente (NCO), modulador BPSK y OOK, multiplexor y un módulo de sincronismo con entrada de clock de referencia de GPS de 10Mhz y trigger para el inicio de envío de las señales. Luego se agrega el Ip Core Clocking Wizard que nos permite elevar la frecuencia interna de clock del FPGA a 250 MHz. Los módulos mencionados e Ip Cores se integran utilizando el estilo de descripción estructural con la herramienta Create Design Block en el software Vivado. Finalmente se realizaron simulaciones con banco de pruebas (test bench), pruebas de funcionamiento en el laboratorio de IDI y en la estación del radar ionosonda “Vertical Incidence Pulsed Ionospheric Radar” (VIPIR).application/pdfspaUniversidad Nacional del CallaoPEinfo:eu-repo/semantics/openAccesshttps://creativecommons.org/licenses/by/4.0/IonosondaRed PitayaSDRSondeo ionosféricohttps://purl.org/pe-repo/ocde/ford#2.02.01Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarcainfo:eu-repo/semantics/bachelorThesisreponame:UNAC-Institucionalinstname:Universidad Nacional del Callaoinstacron:UNACSUNEDUIngeniero electrónicoUniversidad Nacional del Callao. Facultad de Ingeniería Eléctrica y ElectrónicaIngeniería electrónica08786103https://orcid.org/0000-0003-4519-465776658936712049Astocondor Villar, JacobBorjas Castañeda, Julio CésarMendoza Apaza, FernandoCuzcano Rivas, Abilio Bernardinohttps://purl.org/pe-repo/renati/level#tituloProfesionalhttps://purl.org/pe-repo/renati/type#tesisORIGINALTESIS - ESTALLA.pdfTESIS - ESTALLA.pdfapplication/pdf10119098https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/1/TESIS%20-%20ESTALLA.pdf123e039e1f2192fe942a687a16d37ca0MD51Reporte de Antiplagio.pdfReporte de Antiplagio.pdfapplication/pdf685071https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/2/Reporte%20de%20Antiplagio.pdf99b1565e1d72773ed5e9cb3bf1b9309bMD52Autorización.pdfAutorización.pdfapplication/pdf998470https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/3/Autorizaci%c3%b3n.pdf223085fbc0492f13116d1233925639feMD53LICENSElicense.txtlicense.txttext/plain; charset=utf-81748https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/4/license.txt8a4605be74aa9ea9d79846c1fba20a33MD54TEXTTESIS - ESTALLA.pdf.txtTESIS - ESTALLA.pdf.txtExtracted texttext/plain176995https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/5/TESIS%20-%20ESTALLA.pdf.txta1a9978bfdc643e2682d1e9c8b669058MD55Reporte de Antiplagio.pdf.txtReporte de Antiplagio.pdf.txtExtracted texttext/plain177931https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/7/Reporte%20de%20Antiplagio.pdf.txt1a68bbe73ea746386f004367505c5f4dMD57Autorización.pdf.txtAutorización.pdf.txtExtracted texttext/plain2299https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/9/Autorizaci%c3%b3n.pdf.txt56c521a309d1764fbfc963020f19bc5cMD59THUMBNAILTESIS - ESTALLA.pdf.jpgTESIS - ESTALLA.pdf.jpgGenerated Thumbnailimage/jpeg19308https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/6/TESIS%20-%20ESTALLA.pdf.jpg708fdabf87a9e226ddbe926b3062c37eMD56Reporte de Antiplagio.pdf.jpgReporte de Antiplagio.pdf.jpgGenerated Thumbnailimage/jpeg18204https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/8/Reporte%20de%20Antiplagio.pdf.jpg714f2cf68f114cbfae00ee2f08df7a6cMD58Autorización.pdf.jpgAutorización.pdf.jpgGenerated Thumbnailimage/jpeg29072https://repositorio.unac.edu.pe/bitstream/20.500.12952/9166/10/Autorizaci%c3%b3n.pdf.jpg79c0ff9649d8110ea6a685a6dc8d798fMD51020.500.12952/9166oai:repositorio.unac.edu.pe:20.500.12952/91662024-08-22 03:09:02.867Repositorio Institucional Digital de la Universidad Nacional del Callaorepositorio@unac.edu.peTk9URTogUExBQ0UgWU9VUiBPV04gTElDRU5TRSBIRVJFClRoaXMgc2FtcGxlIGxpY2Vuc2UgaXMgcHJvdmlkZWQgZm9yIGluZm9ybWF0aW9uYWwgcHVycG9zZXMgb25seS4KCk5PTi1FWENMVVNJVkUgRElTVFJJQlVUSU9OIExJQ0VOU0UKCkJ5IHNpZ25pbmcgYW5kIHN1Ym1pdHRpbmcgdGhpcyBsaWNlbnNlLCB5b3UgKHRoZSBhdXRob3Iocykgb3IgY29weXJpZ2h0Cm93bmVyKSBncmFudHMgdG8gRFNwYWNlIFVuaXZlcnNpdHkgKERTVSkgdGhlIG5vbi1leGNsdXNpdmUgcmlnaHQgdG8gcmVwcm9kdWNlLAp0cmFuc2xhdGUgKGFzIGRlZmluZWQgYmVsb3cpLCBhbmQvb3IgZGlzdHJpYnV0ZSB5b3VyIHN1Ym1pc3Npb24gKGluY2x1ZGluZwp0aGUgYWJzdHJhY3QpIHdvcmxkd2lkZSBpbiBwcmludCBhbmQgZWxlY3Ryb25pYyBmb3JtYXQgYW5kIGluIGFueSBtZWRpdW0sCmluY2x1ZGluZyBidXQgbm90IGxpbWl0ZWQgdG8gYXVkaW8gb3IgdmlkZW8uCgpZb3UgYWdyZWUgdGhhdCBEU1UgbWF5LCB3aXRob3V0IGNoYW5naW5nIHRoZSBjb250ZW50LCB0cmFuc2xhdGUgdGhlCnN1Ym1pc3Npb24gdG8gYW55IG1lZGl1bSBvciBmb3JtYXQgZm9yIHRoZSBwdXJwb3NlIG9mIHByZXNlcnZhdGlvbi4KCllvdSBhbHNvIGFncmVlIHRoYXQgRFNVIG1heSBrZWVwIG1vcmUgdGhhbiBvbmUgY29weSBvZiB0aGlzIHN1Ym1pc3Npb24gZm9yCnB1cnBvc2VzIG9mIHNlY3VyaXR5LCBiYWNrLXVwIGFuZCBwcmVzZXJ2YXRpb24uCgpZb3UgcmVwcmVzZW50IHRoYXQgdGhlIHN1Ym1pc3Npb24gaXMgeW91ciBvcmlnaW5hbCB3b3JrLCBhbmQgdGhhdCB5b3UgaGF2ZQp0aGUgcmlnaHQgdG8gZ3JhbnQgdGhlIHJpZ2h0cyBjb250YWluZWQgaW4gdGhpcyBsaWNlbnNlLiBZb3UgYWxzbyByZXByZXNlbnQKdGhhdCB5b3VyIHN1Ym1pc3Npb24gZG9lcyBub3QsIHRvIHRoZSBiZXN0IG9mIHlvdXIga25vd2xlZGdlLCBpbmZyaW5nZSB1cG9uCmFueW9uZSdzIGNvcHlyaWdodC4KCklmIHRoZSBzdWJtaXNzaW9uIGNvbnRhaW5zIG1hdGVyaWFsIGZvciB3aGljaCB5b3UgZG8gbm90IGhvbGQgY29weXJpZ2h0LAp5b3UgcmVwcmVzZW50IHRoYXQgeW91IGhhdmUgb2J0YWluZWQgdGhlIHVucmVzdHJpY3RlZCBwZXJtaXNzaW9uIG9mIHRoZQpjb3B5cmlnaHQgb3duZXIgdG8gZ3JhbnQgRFNVIHRoZSByaWdodHMgcmVxdWlyZWQgYnkgdGhpcyBsaWNlbnNlLCBhbmQgdGhhdApzdWNoIHRoaXJkLXBhcnR5IG93bmVkIG1hdGVyaWFsIGlzIGNsZWFybHkgaWRlbnRpZmllZCBhbmQgYWNrbm93bGVkZ2VkCndpdGhpbiB0aGUgdGV4dCBvciBjb250ZW50IG9mIHRoZSBzdWJtaXNzaW9uLgoKSUYgVEhFIFNVQk1JU1NJT04gSVMgQkFTRUQgVVBPTiBXT1JLIFRIQVQgSEFTIEJFRU4gU1BPTlNPUkVEIE9SIFNVUFBPUlRFRApCWSBBTiBBR0VOQ1kgT1IgT1JHQU5JWkFUSU9OIE9USEVSIFRIQU4gRFNVLCBZT1UgUkVQUkVTRU5UIFRIQVQgWU9VIEhBVkUKRlVMRklMTEVEIEFOWSBSSUdIVCBPRiBSRVZJRVcgT1IgT1RIRVIgT0JMSUdBVElPTlMgUkVRVUlSRUQgQlkgU1VDSApDT05UUkFDVCBPUiBBR1JFRU1FTlQuCgpEU1Ugd2lsbCBjbGVhcmx5IGlkZW50aWZ5IHlvdXIgbmFtZShzKSBhcyB0aGUgYXV0aG9yKHMpIG9yIG93bmVyKHMpIG9mIHRoZQpzdWJtaXNzaW9uLCBhbmQgd2lsbCBub3QgbWFrZSBhbnkgYWx0ZXJhdGlvbiwgb3RoZXIgdGhhbiBhcyBhbGxvd2VkIGJ5IHRoaXMKbGljZW5zZSwgdG8geW91ciBzdWJtaXNzaW9uLgo=
score 13.7211075
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).