Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC

Descripción del Articulo

El empleo de video de alta resolución es una actividad muy común en la actualidad, debido a la existencia de dispositivos portátiles capaces de reproducir y crear secuencias de video, ya sea en HD o en resoluciones mayores, como 4k u 8k. Sin embargo, debido a que las secuencias de video de mayor res...

Descripción completa

Detalles Bibliográficos
Autor: Portocarrero Rodriguez, Marco Antonio
Formato: tesis de grado
Fecha de Publicación:2018
Institución:Pontificia Universidad Católica del Perú
Repositorio:PUCP-Institucional
Lenguaje:español
OAI Identifier:oai:repositorio.pucp.edu.pe:20.500.14657/163582
Enlace del recurso:http://hdl.handle.net/20.500.12404/13002
Nivel de acceso:acceso abierto
Materia:Video digital
Compresión de videos
Descodificadores (Electrónica)
https://purl.org/pe-repo/ocde/ford#2.02.01
id RPUC_7fc0a5af15f3b76e0caad9ba394d1cd8
oai_identifier_str oai:repositorio.pucp.edu.pe:20.500.14657/163582
network_acronym_str RPUC
network_name_str PUCP-Institucional
repository_id_str 2905
spelling Villegas Castillo, Ernesto CristopherRaffo Jara, Mario AndrésPortocarrero Rodriguez, Marco Antonio2018-11-14T03:03:35Z2018-11-14T03:03:35Z20182018-11-13http://hdl.handle.net/20.500.12404/13002El empleo de video de alta resolución es una actividad muy común en la actualidad, debido a la existencia de dispositivos portátiles capaces de reproducir y crear secuencias de video, ya sea en HD o en resoluciones mayores, como 4k u 8k. Sin embargo, debido a que las secuencias de video de mayor resolución pueden llegar a ocupar grandes espacios de memoria, estas no pueden ser almacenadas sin antes realizar un proceso de compresión. Organizaciones especializadas como ITU-T Coding Experts Group e ISO/IEC Moving Picture Experts Group, han sido responsables del desarrollo de estándares de codificación de video. De esta manera, para mejorar la transmisión de video y poder obtener resoluciones cada vez mayores, se llevó a cabo el desarrollo del estándar de codificación HEVC o H.265, el cual es el sucesor al estándar H.264/AVC. El presente trabajo de tesis está centrado en el módulo de Transformada Discreta e Inversa del Coseno (DCT e IDCT), el cual forma parte del estándar HEVC y su función es hallar los coeficientes en el dominio de la frecuencia de muestras, para poder cuantificarlas y reducir su número. Se realizó el diseño la arquitectura, tomando en consideración la capacidad de procesamiento de pixeles requerida por el estándar, la frecuencia de operación de circuito y la cantidad de recursos lógicos usados. La arquitectura fue descrita en el lenguaje Verilog HDL y fue sintetizada para dispositivos Zynq – 7000 de la empresa Xilinx. La verificación funcional del circuito fue realizada mediante el uso de Testbenchs en el software ModelSim. Para verificar el funcionamiento de la arquitectura diseñada, se utilizó el software MATLAB para obtener los resultados esperados y se compararon con los obtenidos en la simulación funcional del circuito. La frecuencia máxima de operación fue hallada mediante la síntesis de la arquitectura, la cual llegó a ser de 135 MHz, que es equivalente al procesamiento de secuencias de vídeo de resolución 4k o 3840x2160 pixeles a 65 fps.spaPontificia Universidad Católica del PerúPEinfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-nd/2.5/pe/Video digitalCompresión de videosDescodificadores (Electrónica)https://purl.org/pe-repo/ocde/ford#2.02.01Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVCinfo:eu-repo/semantics/bachelorThesisreponame:PUCP-Institucionalinstname:Pontificia Universidad Católica del Perúinstacron:PUCPIngeniero ElectrónicoTítulo ProfesionalPontificia Universidad Católica del Perú. Facultad de Ciencias e IngenieríaIngeniería Electrónica45484048712026https://purl.org/pe-repo/renati/level#tituloProfesionalhttps://purl.org/pe-repo/renati/type#tesis20.500.14657/163582oai:repositorio.pucp.edu.pe:20.500.14657/1635822025-02-13 11:16:13.496http://creativecommons.org/licenses/by-nc-nd/2.5/pe/info:eu-repo/semantics/openAccessmetadata.onlyhttps://repositorio.pucp.edu.peRepositorio Institucional de la PUCPrepositorio@pucp.pe
dc.title.es_ES.fl_str_mv Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
title Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
spellingShingle Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
Portocarrero Rodriguez, Marco Antonio
Video digital
Compresión de videos
Descodificadores (Electrónica)
https://purl.org/pe-repo/ocde/ford#2.02.01
title_short Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
title_full Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
title_fullStr Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
title_full_unstemmed Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
title_sort Diseño de la arquitectura de transformada discreta directa e inversa del coseno para un decodificador HEVC
author Portocarrero Rodriguez, Marco Antonio
author_facet Portocarrero Rodriguez, Marco Antonio
author_role author
dc.contributor.advisor.fl_str_mv Villegas Castillo, Ernesto Cristopher
Raffo Jara, Mario Andrés
dc.contributor.author.fl_str_mv Portocarrero Rodriguez, Marco Antonio
dc.subject.es_ES.fl_str_mv Video digital
Compresión de videos
Descodificadores (Electrónica)
topic Video digital
Compresión de videos
Descodificadores (Electrónica)
https://purl.org/pe-repo/ocde/ford#2.02.01
dc.subject.ocde.es_ES.fl_str_mv https://purl.org/pe-repo/ocde/ford#2.02.01
description El empleo de video de alta resolución es una actividad muy común en la actualidad, debido a la existencia de dispositivos portátiles capaces de reproducir y crear secuencias de video, ya sea en HD o en resoluciones mayores, como 4k u 8k. Sin embargo, debido a que las secuencias de video de mayor resolución pueden llegar a ocupar grandes espacios de memoria, estas no pueden ser almacenadas sin antes realizar un proceso de compresión. Organizaciones especializadas como ITU-T Coding Experts Group e ISO/IEC Moving Picture Experts Group, han sido responsables del desarrollo de estándares de codificación de video. De esta manera, para mejorar la transmisión de video y poder obtener resoluciones cada vez mayores, se llevó a cabo el desarrollo del estándar de codificación HEVC o H.265, el cual es el sucesor al estándar H.264/AVC. El presente trabajo de tesis está centrado en el módulo de Transformada Discreta e Inversa del Coseno (DCT e IDCT), el cual forma parte del estándar HEVC y su función es hallar los coeficientes en el dominio de la frecuencia de muestras, para poder cuantificarlas y reducir su número. Se realizó el diseño la arquitectura, tomando en consideración la capacidad de procesamiento de pixeles requerida por el estándar, la frecuencia de operación de circuito y la cantidad de recursos lógicos usados. La arquitectura fue descrita en el lenguaje Verilog HDL y fue sintetizada para dispositivos Zynq – 7000 de la empresa Xilinx. La verificación funcional del circuito fue realizada mediante el uso de Testbenchs en el software ModelSim. Para verificar el funcionamiento de la arquitectura diseñada, se utilizó el software MATLAB para obtener los resultados esperados y se compararon con los obtenidos en la simulación funcional del circuito. La frecuencia máxima de operación fue hallada mediante la síntesis de la arquitectura, la cual llegó a ser de 135 MHz, que es equivalente al procesamiento de secuencias de vídeo de resolución 4k o 3840x2160 pixeles a 65 fps.
publishDate 2018
dc.date.accessioned.es_ES.fl_str_mv 2018-11-14T03:03:35Z
dc.date.available.es_ES.fl_str_mv 2018-11-14T03:03:35Z
dc.date.created.es_ES.fl_str_mv 2018
dc.date.issued.fl_str_mv 2018-11-13
dc.type.es_ES.fl_str_mv info:eu-repo/semantics/bachelorThesis
format bachelorThesis
dc.identifier.uri.none.fl_str_mv http://hdl.handle.net/20.500.12404/13002
url http://hdl.handle.net/20.500.12404/13002
dc.language.iso.es_ES.fl_str_mv spa
language spa
dc.rights.es_ES.fl_str_mv info:eu-repo/semantics/openAccess
dc.rights.uri.*.fl_str_mv http://creativecommons.org/licenses/by-nc-nd/2.5/pe/
eu_rights_str_mv openAccess
rights_invalid_str_mv http://creativecommons.org/licenses/by-nc-nd/2.5/pe/
dc.publisher.es_ES.fl_str_mv Pontificia Universidad Católica del Perú
dc.publisher.country.es_ES.fl_str_mv PE
dc.source.none.fl_str_mv reponame:PUCP-Institucional
instname:Pontificia Universidad Católica del Perú
instacron:PUCP
instname_str Pontificia Universidad Católica del Perú
instacron_str PUCP
institution PUCP
reponame_str PUCP-Institucional
collection PUCP-Institucional
repository.name.fl_str_mv Repositorio Institucional de la PUCP
repository.mail.fl_str_mv repositorio@pucp.pe
_version_ 1835639129268813824
score 13.897231
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).