Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia
Descripción del Articulo
El presente trabajo de tesis consiste en el dise~no de un circuito ampli cador para ser utilizado en un sistema de adquisici on de se~nales neuronales. La topolog a del dise~no se baso en un ampli cador cascodo plegado completamente diferencial (fully-di erential folded-cascode, FDFC) adaptado a una...
Autor: | |
---|---|
Formato: | tesis de grado |
Fecha de Publicación: | 2014 |
Institución: | Pontificia Universidad Católica del Perú |
Repositorio: | PUCP-Institucional |
Lenguaje: | español |
OAI Identifier: | oai:repositorio.pucp.edu.pe:20.500.14657/163840 |
Enlace del recurso: | http://hdl.handle.net/20.500.12404/5463 |
Nivel de acceso: | acceso abierto |
Materia: | Amplificadores (Electrónica)--Diseño y construcción Circuitos integrados Sistemas electrónicos https://purl.org/pe-repo/ocde/ford#2.02.01 |
id |
RPUC_3fa0d4902180ef0e2032e80300cd1f3d |
---|---|
oai_identifier_str |
oai:repositorio.pucp.edu.pe:20.500.14657/163840 |
network_acronym_str |
RPUC |
network_name_str |
PUCP-Institucional |
repository_id_str |
2905 |
spelling |
Monge Osorio, Manuel AlejandroRaygada Vargas, Erick LeonardoCerida Rengifo, Sammy2014-07-25T15:06:03Z2014-07-25T15:06:03Z20142014-07-25http://hdl.handle.net/20.500.12404/5463El presente trabajo de tesis consiste en el dise~no de un circuito ampli cador para ser utilizado en un sistema de adquisici on de se~nales neuronales. La topolog a del dise~no se baso en un ampli cador cascodo plegado completamente diferencial (fully-di erential folded-cascode, FDFC) adaptado a una topolog a de reciclaje (recycling [6]) en la cual se reutilizan corrientes que normalmente no se utilizan en la topolog a convencional. Los requerimientos m as importantes para este dise~no son su baja potencia y peque~na area debido al tipo de aplicaci on al que esta enfocado este trabajo. El bajo ruido referido a la entrada tambi en es un par ametro cr tico ya que el rango de voltaje de las se~nales neuronales pueden tener amplitudes tan peque~nas como 1 V . La tecnolog a en que se realiz o el dise~no es AMS0;35 m en el software CADENCE el cual utiliza el simulador SPECTRE empleando el modelo BSIM3V3. Asimismo, se valid o el buen funcionamiento del circuito mediante las simulaciones correspondientes de circuitos de bancos de pruebas (testbench). Los resultados destacables del ampli cador son su ruido referido a la entrada de 1;59 V , potencia de 105;98 W para una alimentaci on de 3;3V , una ganancia de lazo abierto de 113;7dB, ganancia de lazo cerrado de 45;5dB y un ancho de banda de 7;512kHz. El area total del circuito ampli cador es 0;122mm2.spaPontificia Universidad Católica del PerúPEinfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-nd/2.5/pe/Amplificadores (Electrónica)--Diseño y construcciónCircuitos integradosSistemas electrónicoshttps://purl.org/pe-repo/ocde/ford#2.02.01Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potenciainfo:eu-repo/semantics/bachelorThesisTesis de licenciaturareponame:PUCP-Institucionalinstname:Pontificia Universidad Católica del Perúinstacron:PUCPIngeniero ElectrónicoTítulo ProfesionalPontificia Universidad Católica del Perú. Facultad de Ciencias e IngenieríaIngeniería Electrónica712026https://purl.org/pe-repo/renati/level#tituloProfesionalhttps://purl.org/pe-repo/renati/type#tesis20.500.14657/163840oai:repositorio.pucp.edu.pe:20.500.14657/1638402024-07-08 09:21:45.757http://creativecommons.org/licenses/by-nc-nd/2.5/pe/info:eu-repo/semantics/openAccessmetadata.onlyhttps://repositorio.pucp.edu.peRepositorio Institucional de la PUCPrepositorio@pucp.pe |
dc.title.es_ES.fl_str_mv |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
spellingShingle |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia Cerida Rengifo, Sammy Amplificadores (Electrónica)--Diseño y construcción Circuitos integrados Sistemas electrónicos https://purl.org/pe-repo/ocde/ford#2.02.01 |
title_short |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_full |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_fullStr |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_full_unstemmed |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_sort |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
author |
Cerida Rengifo, Sammy |
author_facet |
Cerida Rengifo, Sammy |
author_role |
author |
dc.contributor.advisor.fl_str_mv |
Monge Osorio, Manuel Alejandro Raygada Vargas, Erick Leonardo |
dc.contributor.author.fl_str_mv |
Cerida Rengifo, Sammy |
dc.subject.es_ES.fl_str_mv |
Amplificadores (Electrónica)--Diseño y construcción Circuitos integrados Sistemas electrónicos |
topic |
Amplificadores (Electrónica)--Diseño y construcción Circuitos integrados Sistemas electrónicos https://purl.org/pe-repo/ocde/ford#2.02.01 |
dc.subject.ocde.es_ES.fl_str_mv |
https://purl.org/pe-repo/ocde/ford#2.02.01 |
description |
El presente trabajo de tesis consiste en el dise~no de un circuito ampli cador para ser utilizado en un sistema de adquisici on de se~nales neuronales. La topolog a del dise~no se baso en un ampli cador cascodo plegado completamente diferencial (fully-di erential folded-cascode, FDFC) adaptado a una topolog a de reciclaje (recycling [6]) en la cual se reutilizan corrientes que normalmente no se utilizan en la topolog a convencional. Los requerimientos m as importantes para este dise~no son su baja potencia y peque~na area debido al tipo de aplicaci on al que esta enfocado este trabajo. El bajo ruido referido a la entrada tambi en es un par ametro cr tico ya que el rango de voltaje de las se~nales neuronales pueden tener amplitudes tan peque~nas como 1 V . La tecnolog a en que se realiz o el dise~no es AMS0;35 m en el software CADENCE el cual utiliza el simulador SPECTRE empleando el modelo BSIM3V3. Asimismo, se valid o el buen funcionamiento del circuito mediante las simulaciones correspondientes de circuitos de bancos de pruebas (testbench). Los resultados destacables del ampli cador son su ruido referido a la entrada de 1;59 V , potencia de 105;98 W para una alimentaci on de 3;3V , una ganancia de lazo abierto de 113;7dB, ganancia de lazo cerrado de 45;5dB y un ancho de banda de 7;512kHz. El area total del circuito ampli cador es 0;122mm2. |
publishDate |
2014 |
dc.date.accessioned.es_ES.fl_str_mv |
2014-07-25T15:06:03Z |
dc.date.available.es_ES.fl_str_mv |
2014-07-25T15:06:03Z |
dc.date.created.es_ES.fl_str_mv |
2014 |
dc.date.issued.fl_str_mv |
2014-07-25 |
dc.type.es_ES.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
dc.type.other.none.fl_str_mv |
Tesis de licenciatura |
format |
bachelorThesis |
dc.identifier.uri.none.fl_str_mv |
http://hdl.handle.net/20.500.12404/5463 |
url |
http://hdl.handle.net/20.500.12404/5463 |
dc.language.iso.es_ES.fl_str_mv |
spa |
language |
spa |
dc.rights.es_ES.fl_str_mv |
info:eu-repo/semantics/openAccess |
dc.rights.uri.*.fl_str_mv |
http://creativecommons.org/licenses/by-nc-nd/2.5/pe/ |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-nd/2.5/pe/ |
dc.publisher.es_ES.fl_str_mv |
Pontificia Universidad Católica del Perú |
dc.publisher.country.es_ES.fl_str_mv |
PE |
dc.source.none.fl_str_mv |
reponame:PUCP-Institucional instname:Pontificia Universidad Católica del Perú instacron:PUCP |
instname_str |
Pontificia Universidad Católica del Perú |
instacron_str |
PUCP |
institution |
PUCP |
reponame_str |
PUCP-Institucional |
collection |
PUCP-Institucional |
repository.name.fl_str_mv |
Repositorio Institucional de la PUCP |
repository.mail.fl_str_mv |
repositorio@pucp.pe |
_version_ |
1835638866245058560 |
score |
13.7211075 |
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).