1
tesis de grado
Publicado 2019
Enlace
Enlace
El objetivo de la presente tesis es determinar si la implementación de un microprocesador sintetizado en FPGA basado en la norma IEC 61131-3 genera convenientes tiempos de respuesta en comparación a otros microprocesadores para PLC. El estudio y el método son de tipo experimental ya que se implementa el microprocesador en un dispositivo FPGA. La muestra estuvo conformada por los microprocesadores evaluados por M. Chmiel et. al y los de los PLC de la EPIE-UNSA, cuyos tiempos de ejecución de instrucciones fueron extraídos de sus hojas de datos. Los resultados obtenidos demuestran un aumento en la rapidez de ejecución de instrucciones por un factor de hasta 27.125, asimismo, se obtuvo una reducida utilización de recursos lógicos (6 %) en el FPGA xc7a100tcsg324-1 de Xilinx mientras que en el EP4CE10E22C8 de Intel fue de hasta 67 %. También se implementaron programas de control típi...