Primeros pasos usando la tecnología FPGA
Descripción del Articulo
Antecedentes: Esta investigación tiene como objetivo principal mostrar de manera general la tecnología FPGA, Field Programable Gate Array – Arreglo de Compuertas programables en el Chip. Se hablará aquí de su arquitectura, empresas fabricantes, descripción de un circuito sencillo usando VHDL, Very H...
| Autor: | |
|---|---|
| Formato: | artículo |
| Fecha de Publicación: | 2024 |
| Institución: | Universidad Ricardo Palma |
| Repositorio: | Revistas - Universidad Ricardo Palma |
| Lenguaje: | español |
| OAI Identifier: | oai:oai.revistas.urp.edu.pe:article/6320 |
| Enlace del recurso: | http://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/6320 |
| Nivel de acceso: | acceso abierto |
| Materia: | FPGA VHDL software logic technology software Matlab lógica tecnología |
| id |
REVURP_28f242ad4714653c013cf89b2eac36b5 |
|---|---|
| oai_identifier_str |
oai:oai.revistas.urp.edu.pe:article/6320 |
| network_acronym_str |
REVURP |
| network_name_str |
Revistas - Universidad Ricardo Palma |
| repository_id_str |
|
| spelling |
Primeros pasos usando la tecnología FPGA First steps using FPGA technology Landaeta Herrera, Pedro SelencioFPGAVHDLsoftwarelogictechnologyFPGAVHDLsoftware MatlablógicatecnologíaAntecedentes: Esta investigación tiene como objetivo principal mostrar de manera general la tecnología FPGA, Field Programable Gate Array – Arreglo de Compuertas programables en el Chip. Se hablará aquí de su arquitectura, empresas fabricantes, descripción de un circuito sencillo usando VHDL, Very High Speed Hardware Description Language, Software Quartus II y la tarjeta Cyclone II de INTEL. Método: Se uso un circuito sencillo de lógica combinacional para efectuar la simulación con el software Quartus II. Dejando todo claramente indicado para realizar proyectos de mayor envergadura. Resultados: Los resultados del estudio muestran que las gráficas obtenidas como respuesta del circuito estudiado fueron las esperadas, y además que se pudieron comprobar propiedades del software en estudio. Conclusiones: Se estudiaron las características generales de la tecnología FPGA. Se conocieron las funciones básicas del software Quartus II para ejecutar un proyecto en todas sus fases. Este es un proyecto básico, a futuro vienen proyectos donde se trabaje con lógica secuencial y con otras herramientas como el software ISPLever de la empresa de Semiconductores LATTICE, que permite, usando solamente software, desarrollar proyectos de FPGA. Es decir, esta investigación sirve como base para proyectos de mayor envergadura Background: This research has as main objective to show in a general way the FPGA technology, Field Programmable Gate Array – Arrangement of programmable Gates on the Chip. We will talk here about its architecture, manufacturing companies, description of a simple circuit using VHDL, Very High Speed Hardware Description Language, Quartus II Software and the INTEL Cyclone II card. Method: A simple combinational logic circuit was used to carry out the simulation with the Quartus II software. Leaving everything clearly indicated to carry out larger projects. Results: The results of the study show that the graphs obtained as a response of the circuit studied were as expected, and also that the properties of the software under study could be verified. Conclusions: The general characteristics of the FPGA technology were studied. The basic functions of the Quartus II software were known to execute a project in all its phases. This is a basic project. In the future there are projects that work with sequential logic and with other tools such as the ISPLever software from the LATTICE Semiconductor company, which allows, using only software, to develop FPGA projects. In other words, this research serves as the basis for larger-scale projects.Universidad Ricardo Palma2024-06-30info:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionapplication/pdftext/htmlhttp://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/632010.31381/perfilesingenieria.v20i21.6320Engineering Profiles; Vol. 20 No. 21 (2024): Perfiles de Ingeniería (january-jun) 2024; 136-149Perfiles de Ingeniería; Vol. 20 Núm. 21 (2024): Perfiles de Ingeniería (enero-junio) 2024; 136-1492519-57191996-666010.31381/perfiles_ingenieria.v1i10reponame:Revistas - Universidad Ricardo Palmainstname:Universidad Ricardo Palmainstacron:URPspahttp://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/6320/10834http://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/6320/11007Derechos de autor 2024 Pedro Selencio Landaetahttps://creativecommons.org/licenses/by/4.0/info:eu-repo/semantics/openAccessoai:oai.revistas.urp.edu.pe:article/63202024-10-09T02:11:36Z |
| dc.title.none.fl_str_mv |
Primeros pasos usando la tecnología FPGA First steps using FPGA technology |
| title |
Primeros pasos usando la tecnología FPGA |
| spellingShingle |
Primeros pasos usando la tecnología FPGA Landaeta Herrera, Pedro Selencio FPGA VHDL software logic technology FPGA VHDL software Matlab lógica tecnología |
| title_short |
Primeros pasos usando la tecnología FPGA |
| title_full |
Primeros pasos usando la tecnología FPGA |
| title_fullStr |
Primeros pasos usando la tecnología FPGA |
| title_full_unstemmed |
Primeros pasos usando la tecnología FPGA |
| title_sort |
Primeros pasos usando la tecnología FPGA |
| dc.creator.none.fl_str_mv |
Landaeta Herrera, Pedro Selencio |
| author |
Landaeta Herrera, Pedro Selencio |
| author_facet |
Landaeta Herrera, Pedro Selencio |
| author_role |
author |
| dc.subject.none.fl_str_mv |
FPGA VHDL software logic technology FPGA VHDL software Matlab lógica tecnología |
| topic |
FPGA VHDL software logic technology FPGA VHDL software Matlab lógica tecnología |
| description |
Antecedentes: Esta investigación tiene como objetivo principal mostrar de manera general la tecnología FPGA, Field Programable Gate Array – Arreglo de Compuertas programables en el Chip. Se hablará aquí de su arquitectura, empresas fabricantes, descripción de un circuito sencillo usando VHDL, Very High Speed Hardware Description Language, Software Quartus II y la tarjeta Cyclone II de INTEL. Método: Se uso un circuito sencillo de lógica combinacional para efectuar la simulación con el software Quartus II. Dejando todo claramente indicado para realizar proyectos de mayor envergadura. Resultados: Los resultados del estudio muestran que las gráficas obtenidas como respuesta del circuito estudiado fueron las esperadas, y además que se pudieron comprobar propiedades del software en estudio. Conclusiones: Se estudiaron las características generales de la tecnología FPGA. Se conocieron las funciones básicas del software Quartus II para ejecutar un proyecto en todas sus fases. |
| publishDate |
2024 |
| dc.date.none.fl_str_mv |
2024-06-30 |
| dc.type.none.fl_str_mv |
info:eu-repo/semantics/article info:eu-repo/semantics/publishedVersion |
| format |
article |
| status_str |
publishedVersion |
| dc.identifier.none.fl_str_mv |
http://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/6320 10.31381/perfilesingenieria.v20i21.6320 |
| url |
http://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/6320 |
| identifier_str_mv |
10.31381/perfilesingenieria.v20i21.6320 |
| dc.language.none.fl_str_mv |
spa |
| language |
spa |
| dc.relation.none.fl_str_mv |
http://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/6320/10834 http://revistas.urp.edu.pe/index.php/Perfiles_Ingenieria/article/view/6320/11007 |
| dc.rights.none.fl_str_mv |
Derechos de autor 2024 Pedro Selencio Landaeta https://creativecommons.org/licenses/by/4.0/ info:eu-repo/semantics/openAccess |
| rights_invalid_str_mv |
Derechos de autor 2024 Pedro Selencio Landaeta https://creativecommons.org/licenses/by/4.0/ |
| eu_rights_str_mv |
openAccess |
| dc.format.none.fl_str_mv |
application/pdf text/html |
| dc.publisher.none.fl_str_mv |
Universidad Ricardo Palma |
| publisher.none.fl_str_mv |
Universidad Ricardo Palma |
| dc.source.none.fl_str_mv |
Engineering Profiles; Vol. 20 No. 21 (2024): Perfiles de Ingeniería (january-jun) 2024; 136-149 Perfiles de Ingeniería; Vol. 20 Núm. 21 (2024): Perfiles de Ingeniería (enero-junio) 2024; 136-149 2519-5719 1996-6660 10.31381/perfiles_ingenieria.v1i10 reponame:Revistas - Universidad Ricardo Palma instname:Universidad Ricardo Palma instacron:URP |
| instname_str |
Universidad Ricardo Palma |
| instacron_str |
URP |
| institution |
URP |
| reponame_str |
Revistas - Universidad Ricardo Palma |
| collection |
Revistas - Universidad Ricardo Palma |
| repository.name.fl_str_mv |
|
| repository.mail.fl_str_mv |
|
| _version_ |
1813089751142498304 |
| score |
13.9378 |
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).