Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA
Descripción del Articulo
Al implementar un algoritmo de procesamiento digital de señales en hardware es muy común encontrarse con funciones matemáticas trascendentales las cuales, en principio, se pueden implementar usando la serie de Taylor o diseñando un hardware específico para cada función. A fin de mejorar su rendimien...
Autor: | |
---|---|
Formato: | tesis de grado |
Fecha de Publicación: | 2006 |
Institución: | Pontificia Universidad Católica del Perú |
Repositorio: | PUCP-Tesis |
Lenguaje: | español |
OAI Identifier: | oai:tesis.pucp.edu.pe:20.500.12404/281 |
Enlace del recurso: | http://hdl.handle.net/20.500.12404/281 |
Nivel de acceso: | acceso abierto |
Materia: | Algoritmos Procesamiento de señales digitales VHDL (Lenguaje de descripción de hardware) https://purl.org/pe-repo/ocde/ford#2.02.01 |
id |
PUCP_6ade27b93ef1f9b44ef1ed5a56506b39 |
---|---|
oai_identifier_str |
oai:tesis.pucp.edu.pe:20.500.12404/281 |
network_acronym_str |
PUCP |
network_name_str |
PUCP-Tesis |
repository_id_str |
. |
dc.title.es_ES.fl_str_mv |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA |
title |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA |
spellingShingle |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA Agurto Ríos, Carla Paola Algoritmos Procesamiento de señales digitales VHDL (Lenguaje de descripción de hardware) https://purl.org/pe-repo/ocde/ford#2.02.01 |
title_short |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA |
title_full |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA |
title_fullStr |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA |
title_full_unstemmed |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA |
title_sort |
Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGA |
author |
Agurto Ríos, Carla Paola |
author_facet |
Agurto Ríos, Carla Paola |
author_role |
author |
dc.contributor.author.fl_str_mv |
Agurto Ríos, Carla Paola |
dc.subject.es_ES.fl_str_mv |
Algoritmos Procesamiento de señales digitales VHDL (Lenguaje de descripción de hardware) |
topic |
Algoritmos Procesamiento de señales digitales VHDL (Lenguaje de descripción de hardware) https://purl.org/pe-repo/ocde/ford#2.02.01 |
dc.subject.ocde.es_ES.fl_str_mv |
https://purl.org/pe-repo/ocde/ford#2.02.01 |
description |
Al implementar un algoritmo de procesamiento digital de señales en hardware es muy común encontrarse con funciones matemáticas trascendentales las cuales, en principio, se pueden implementar usando la serie de Taylor o diseñando un hardware específico para cada función. A fin de mejorar su rendimiento se desarrolló el algoritmo Coordenado Circular, Hiperbólico y Lineal (CORDIC), el cual reduce tanto el uso de compuertas lógicas como el número de iteraciones empleadas al implementar una función trascendental. |
publishDate |
2006 |
dc.date.created.es_ES.fl_str_mv |
2006 |
dc.date.accessioned.es_ES.fl_str_mv |
2011-05-09T07:26:59Z |
dc.date.available.es_ES.fl_str_mv |
2011-05-09T07:26:59Z |
dc.date.issued.fl_str_mv |
2011-05-09 |
dc.type.es_ES.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
format |
bachelorThesis |
dc.identifier.uri.none.fl_str_mv |
http://hdl.handle.net/20.500.12404/281 |
url |
http://hdl.handle.net/20.500.12404/281 |
dc.language.iso.es_ES.fl_str_mv |
spa |
language |
spa |
dc.relation.ispartof.fl_str_mv |
SUNEDU |
dc.rights.es_ES.fl_str_mv |
info:eu-repo/semantics/openAccess |
dc.rights.uri.*.fl_str_mv |
http://creativecommons.org/licenses/by-nc-nd/2.5/pe/ |
eu_rights_str_mv |
openAccess |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-nd/2.5/pe/ |
dc.publisher.es_ES.fl_str_mv |
Pontificia Universidad Católica del Perú |
dc.publisher.country.es_ES.fl_str_mv |
PE |
dc.source.none.fl_str_mv |
reponame:PUCP-Tesis instname:Pontificia Universidad Católica del Perú instacron:PUCP |
instname_str |
Pontificia Universidad Católica del Perú |
instacron_str |
PUCP |
institution |
PUCP |
reponame_str |
PUCP-Tesis |
collection |
PUCP-Tesis |
bitstream.url.fl_str_mv |
https://tesis.pucp.edu.pe/bitstreams/e5d31e1a-645d-43fd-9228-038036f44063/download https://tesis.pucp.edu.pe/bitstreams/d6ae46f7-6d65-4d41-8407-716c29b575c7/download https://tesis.pucp.edu.pe/bitstreams/af366e03-4e5c-4dd5-a1b4-c13943e4a8a7/download https://tesis.pucp.edu.pe/bitstreams/5e71e68b-d826-4132-8255-26912addc94e/download |
bitstream.checksum.fl_str_mv |
75e8a47f6c428780f0cab28fef914b24 19c77c0ab2379c2f3c3de09c931d51f5 8a4605be74aa9ea9d79846c1fba20a33 4d23c209b6c31d5fe9a7700a373a0cf6 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositorio de Tesis PUCP |
repository.mail.fl_str_mv |
raul.sifuentes@pucp.pe |
_version_ |
1834737010259001344 |
spelling |
Agurto Ríos, Carla Paola2011-05-09T07:26:59Z2011-05-09T07:26:59Z20062011-05-09http://hdl.handle.net/20.500.12404/281Al implementar un algoritmo de procesamiento digital de señales en hardware es muy común encontrarse con funciones matemáticas trascendentales las cuales, en principio, se pueden implementar usando la serie de Taylor o diseñando un hardware específico para cada función. A fin de mejorar su rendimiento se desarrolló el algoritmo Coordenado Circular, Hiperbólico y Lineal (CORDIC), el cual reduce tanto el uso de compuertas lógicas como el número de iteraciones empleadas al implementar una función trascendental.TesisspaPontificia Universidad Católica del PerúPEinfo:eu-repo/semantics/openAccesshttp://creativecommons.org/licenses/by-nc-nd/2.5/pe/AlgoritmosProcesamiento de señales digitalesVHDL (Lenguaje de descripción de hardware)https://purl.org/pe-repo/ocde/ford#2.02.01Implementación de arquitecturas para el cálculo de funciones trascendentales empleando el algoritmo CORDIC en FPGAinfo:eu-repo/semantics/bachelorThesisreponame:PUCP-Tesisinstname:Pontificia Universidad Católica del Perúinstacron:PUCPSUNEDUIngeniero ElectrónicoTítulo ProfesionalPontificia Universidad Católica del Perú. Facultad de Ciencias e IngenieríaIngeniería Electrónica712026https://purl.org/pe-repo/renati/level#tituloProfesionalhttps://purl.org/pe-repo/renati/type#tesisTEXTAGURTO_RIOS_CARLA_IMPLEMENTACIÓN_ARQUITECTURAS_CÁLCULO_FUNCIONES.pdf.txtAGURTO_RIOS_CARLA_IMPLEMENTACIÓN_ARQUITECTURAS_CÁLCULO_FUNCIONES.pdf.txtExtracted texttext/plain99373https://tesis.pucp.edu.pe/bitstreams/e5d31e1a-645d-43fd-9228-038036f44063/download75e8a47f6c428780f0cab28fef914b24MD55falseAnonymousREADORIGINALAGURTO_RIOS_CARLA_IMPLEMENTACIÓN_ARQUITECTURAS_CÁLCULO_FUNCIONES.pdfAGURTO_RIOS_CARLA_IMPLEMENTACIÓN_ARQUITECTURAS_CÁLCULO_FUNCIONES.pdfapplication/pdf2588374https://tesis.pucp.edu.pe/bitstreams/d6ae46f7-6d65-4d41-8407-716c29b575c7/download19c77c0ab2379c2f3c3de09c931d51f5MD51trueAnonymousREADLICENSElicense.txtlicense.txttext/plain; charset=utf-81748https://tesis.pucp.edu.pe/bitstreams/af366e03-4e5c-4dd5-a1b4-c13943e4a8a7/download8a4605be74aa9ea9d79846c1fba20a33MD53falseAnonymousREADTHUMBNAILAGURTO_RIOS_CARLA_IMPLEMENTACIÓN_ARQUITECTURAS_CÁLCULO_FUNCIONES.pdf.jpgAGURTO_RIOS_CARLA_IMPLEMENTACIÓN_ARQUITECTURAS_CÁLCULO_FUNCIONES.pdf.jpgIM Thumbnailimage/jpeg39045https://tesis.pucp.edu.pe/bitstreams/5e71e68b-d826-4132-8255-26912addc94e/download4d23c209b6c31d5fe9a7700a373a0cf6MD56falseAnonymousREAD20.500.12404/281oai:tesis.pucp.edu.pe:20.500.12404/2812025-03-12 17:54:47.844http://creativecommons.org/licenses/by-nc-nd/2.5/pe/info:eu-repo/semantics/openAccessopen.accesshttps://tesis.pucp.edu.peRepositorio de Tesis PUCPraul.sifuentes@pucp.peTk9URTogUExBQ0UgWU9VUiBPV04gTElDRU5TRSBIRVJFClRoaXMgc2FtcGxlIGxpY2Vuc2UgaXMgcHJvdmlkZWQgZm9yIGluZm9ybWF0aW9uYWwgcHVycG9zZXMgb25seS4KCk5PTi1FWENMVVNJVkUgRElTVFJJQlVUSU9OIExJQ0VOU0UKCkJ5IHNpZ25pbmcgYW5kIHN1Ym1pdHRpbmcgdGhpcyBsaWNlbnNlLCB5b3UgKHRoZSBhdXRob3Iocykgb3IgY29weXJpZ2h0Cm93bmVyKSBncmFudHMgdG8gRFNwYWNlIFVuaXZlcnNpdHkgKERTVSkgdGhlIG5vbi1leGNsdXNpdmUgcmlnaHQgdG8gcmVwcm9kdWNlLAp0cmFuc2xhdGUgKGFzIGRlZmluZWQgYmVsb3cpLCBhbmQvb3IgZGlzdHJpYnV0ZSB5b3VyIHN1Ym1pc3Npb24gKGluY2x1ZGluZwp0aGUgYWJzdHJhY3QpIHdvcmxkd2lkZSBpbiBwcmludCBhbmQgZWxlY3Ryb25pYyBmb3JtYXQgYW5kIGluIGFueSBtZWRpdW0sCmluY2x1ZGluZyBidXQgbm90IGxpbWl0ZWQgdG8gYXVkaW8gb3IgdmlkZW8uCgpZb3UgYWdyZWUgdGhhdCBEU1UgbWF5LCB3aXRob3V0IGNoYW5naW5nIHRoZSBjb250ZW50LCB0cmFuc2xhdGUgdGhlCnN1Ym1pc3Npb24gdG8gYW55IG1lZGl1bSBvciBmb3JtYXQgZm9yIHRoZSBwdXJwb3NlIG9mIHByZXNlcnZhdGlvbi4KCllvdSBhbHNvIGFncmVlIHRoYXQgRFNVIG1heSBrZWVwIG1vcmUgdGhhbiBvbmUgY29weSBvZiB0aGlzIHN1Ym1pc3Npb24gZm9yCnB1cnBvc2VzIG9mIHNlY3VyaXR5LCBiYWNrLXVwIGFuZCBwcmVzZXJ2YXRpb24uCgpZb3UgcmVwcmVzZW50IHRoYXQgdGhlIHN1Ym1pc3Npb24gaXMgeW91ciBvcmlnaW5hbCB3b3JrLCBhbmQgdGhhdCB5b3UgaGF2ZQp0aGUgcmlnaHQgdG8gZ3JhbnQgdGhlIHJpZ2h0cyBjb250YWluZWQgaW4gdGhpcyBsaWNlbnNlLiBZb3UgYWxzbyByZXByZXNlbnQKdGhhdCB5b3VyIHN1Ym1pc3Npb24gZG9lcyBub3QsIHRvIHRoZSBiZXN0IG9mIHlvdXIga25vd2xlZGdlLCBpbmZyaW5nZSB1cG9uCmFueW9uZSdzIGNvcHlyaWdodC4KCklmIHRoZSBzdWJtaXNzaW9uIGNvbnRhaW5zIG1hdGVyaWFsIGZvciB3aGljaCB5b3UgZG8gbm90IGhvbGQgY29weXJpZ2h0LAp5b3UgcmVwcmVzZW50IHRoYXQgeW91IGhhdmUgb2J0YWluZWQgdGhlIHVucmVzdHJpY3RlZCBwZXJtaXNzaW9uIG9mIHRoZQpjb3B5cmlnaHQgb3duZXIgdG8gZ3JhbnQgRFNVIHRoZSByaWdodHMgcmVxdWlyZWQgYnkgdGhpcyBsaWNlbnNlLCBhbmQgdGhhdApzdWNoIHRoaXJkLXBhcnR5IG93bmVkIG1hdGVyaWFsIGlzIGNsZWFybHkgaWRlbnRpZmllZCBhbmQgYWNrbm93bGVkZ2VkCndpdGhpbiB0aGUgdGV4dCBvciBjb250ZW50IG9mIHRoZSBzdWJtaXNzaW9uLgoKSUYgVEhFIFNVQk1JU1NJT04gSVMgQkFTRUQgVVBPTiBXT1JLIFRIQVQgSEFTIEJFRU4gU1BPTlNPUkVEIE9SIFNVUFBPUlRFRApCWSBBTiBBR0VOQ1kgT1IgT1JHQU5JWkFUSU9OIE9USEVSIFRIQU4gRFNVLCBZT1UgUkVQUkVTRU5UIFRIQVQgWU9VIEhBVkUKRlVMRklMTEVEIEFOWSBSSUdIVCBPRiBSRVZJRVcgT1IgT1RIRVIgT0JMSUdBVElPTlMgUkVRVUlSRUQgQlkgU1VDSApDT05UUkFDVCBPUiBBR1JFRU1FTlQuCgpEU1Ugd2lsbCBjbGVhcmx5IGlkZW50aWZ5IHlvdXIgbmFtZShzKSBhcyB0aGUgYXV0aG9yKHMpIG9yIG93bmVyKHMpIG9mIHRoZQpzdWJtaXNzaW9uLCBhbmQgd2lsbCBub3QgbWFrZSBhbnkgYWx0ZXJhdGlvbiwgb3RoZXIgdGhhbiBhcyBhbGxvd2VkIGJ5IHRoaXMKbGljZW5zZSwgdG8geW91ciBzdWJtaXNzaW9uLgo= |
score |
13.871978 |
Nota importante:
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).
La información contenida en este registro es de entera responsabilidad de la institución que gestiona el repositorio institucional donde esta contenido este documento o set de datos. El CONCYTEC no se hace responsable por los contenidos (publicaciones y/o datos) accesibles a través del Repositorio Nacional Digital de Ciencia, Tecnología e Innovación de Acceso Abierto (ALICIA).